// ************************************************************************** // // // // eses eses // // eses eses // // eses eseses esesese eses Embedded Systems Group // // ese ese ese ese ese // // ese eseseses eseseses ese Department of Computer Science // // eses eses ese eses // // eses eseses eseseses eses University of Kaiserslautern // // eses eses // // // // ************************************************************************** // // The following implements a node that compares two input signals and emits // // true if these are not equal. // // ************************************************************************** // macro val(x) = x.0; macro clk(x) = x.1; module NotEqual(event(int * bool) x1,x2,event(bool * bool)y) { loop { // await trigger event for input or output driven style if(clk(x1) or clk(x2) or clk(y)) { // ensure clock consistency emit(clk(x1)); emit(clk(x2)); emit(clk(y)); // produce output values val(y) = val(x1) != val(x2); } // negative clock information if(!clk(x1) or !clk(x2) or !clk(y)) { // ensure clock consistency clk(x1) = false; clk(x2) = false; clk(y) = false; } pause; } }